課題偏向:極低功耗的近/亞阈值數字電路設計
1、研究領域:
近/亞阈值(Sub-threshold)技術是指將芯片事情電壓降低到晶體管阈值四周/以下,使得電路僅僅利用微弱的亞阈值漏電流事情,從而大大降低芯片功耗。近/亞阈值技術一直都是集成電路研究熱點,目前仍受到許多高校/企業關注,包罗MIT, Purdue University, University of Michigan, IMEC, University of Minnesota, Intel Corporation等等。迄今,每年仍有大量研究结果發表在JSSC等國際頂級期刊。亞阈值技術未來應用很是廣泛,包罗無線傳感節點、醫療電子芯片、環境監測節點等等。
2、研究內容:
本課題組事情,主要集中在數字邏輯設計和SRAM設計兩個部门,包罗:
邏輯設計部门:1) 建设亞阈值標准單元庫,包罗電路結構設計、版圖設計;
2) 亞阈值數字電路設計的流程,包罗時序分析、數字後端。
SRAM設計部门:1) 亞阈值SRAM的結構設計;
2) 版圖設計;
3、對學生要求:
微電子學與固體電子學專業的在讀研究生;
學習數字/模擬集成電路的相關專業課程,並提供本科成績單;
要求2.5年或3年制,研一修完學校要求課程,研二、研三在中科院微電子所進行聯合培養參與課題,並完成畢業論文。
聯系人: 于增輝
電 話:010-82995570, 13810249281
郵 箱:yuzenghui@ime.ac.cn
附:
中國科學院微電子研究所網址:www.ime.ac.cn